삼성전자, 최첨단 5나노 파운드리 공정 개발
삼성전자, 최첨단 5나노 파운드리 공정 개발
이 기사를 공유합니다

EUV 적용 초미세 공정 제품 양산 본격화
삼성전자 화성캠퍼스 EUV 라인 전경.(사진=삼성전자)
삼성전자 화성캠퍼스 EUV 라인 전경.(사진=삼성전자)

[서울파이낸스 윤은식 기자] 삼성전자는 극자외선(EUV) 기술을 기반으로 '5나노 공정' 개발에 성공했다고 16일 밝혔다.

'5나노 공정'은 셀 설계 최적화를 통해 기존 7나노 공정 대비 로직 면적을 25% 줄일 수 있으며, 20% 향상된 전력 효율 또는 10% 향상된 성능을 제공한다고 회사 측은 설명했다.

특히 7나노 공정에 적용된 설계 자산(IP; Intellectual Property)을 활용할 수 있어 기존 7나노 공정을 사용하는 고객은 5나노 공정의 설계 비용을 줄일 수 있다고 회사 측은 덧붙였다.

삼성전자는 또 올해 초 업계 최초로 EUV 공정을 적용한 7나노 제품을 이달 중에 본격 출하할 계획이다. 6나노 공정 기반 제품에 대해서는 대형 고객과 생산 협의를 진행하고 있으며, 제품 설계가 완료되어(Tape-Out) 올해 하반기 양산할 예정이다.

이번 초미세 공정의 기반이 된 EUV 기술은 기존 불화아르곤(ArF)보다 파장의 길이가 짧은 EUV 광원을 사용해 더욱 세밀한 반도체 회로를 구현할 수 있는 것이 특징이다.

첨단 초미세 공정 파운드리 생산의 핵심 기술로 국내 시스템 반도체 생태계가 강화되는 동시에 시스템 반도체 역량도 높아지는 효과가 있을 것으로 삼성전자는 기대한다.

파운드리 사업은 반도체 장비, 소재, 디자인, 패키징, 테스트 등 다양한 전문 업체들이 함께 성장해야 하므로 전후방 연관 효과가 크다.

삼성전자는 한 장의 웨이퍼에 여러 종류의 반도체 제품을 생산하는 'MPW(Multi Project Wafer) 서비스'를 최신 5나노 공정까지 확대 제공해 고객들이 편리하게 최첨단 반도체를 제작할 수 있도록 지원한다.

또한 삼성전자 파운드리 지원 프로그램인 'SAFE TM(Samsung Advanced Foundry Ecosystem)'를 통해 설계 자산(IP) 외에도 공정 설계 키트(PDK, Process Design Kit), 설계 방법론(DM, Design Methodologies), 자동화 설계 툴(EDA, Electronic Design Automation) 등 5나노 공정 기반 제품 설계를 돕는 디자인 인프라를 제공한다.

팹리스 고객들은 이를 활용해 쉽고 빠르게 제품을 설계할 수 있고, 신제품 출시 시기도 앞당길 수 있다.

배영찬 삼성전자 파운드리사업부 전략마케팅팀 부사장은 "삼성전자의 EUV 기반 최첨단 공정은 성능과 IP 등에서 다양한 강점이 있어 5G, 인공지능(AI), 전장 등 신규 응용처를 중심으로 높은 수요가 예상된다"며 "향후에도 첨단 공정 솔루션으로 미래 시스템 반도체 산업을 이끌어 나가겠다"고 말했다.


댓글삭제
삭제한 댓글은 다시 복구할 수 없습니다.
그래도 삭제하시겠습니까?
댓글 0
댓글쓰기
계정을 선택하시면 로그인·계정인증을 통해
댓글을 남기실 수 있습니다.